差分
このページの2つのバージョン間の差分を表示します。
| 両方とも前のリビジョン 前のリビジョン 次のリビジョン | 前のリビジョン | ||
|
testbench [2015/02/19 14:49] kyotoatlas Page moved from testbench:testbench to testbench:temp:testbench |
testbench [2019/02/15 09:07] (現在) |
||
|---|---|---|---|
| 行 6: | 行 6: | ||
| ==== 回路開発用テストベンチ @KEK 南実験準備棟 ==== | ==== 回路開発用テストベンチ @KEK 南実験準備棟 ==== | ||
| * 配置・配線図_v03 {{kek_testbench_v03.numbers.zip|編集用(numbers)}} {{kek_testbench_v03.pdf|pdf}} | * 配置・配線図_v03 {{kek_testbench_v03.numbers.zip|編集用(numbers)}} {{kek_testbench_v03.pdf|pdf}} | ||
| - | * 各種ソフトウエア解説 [[testbench:testbench: | + | * 各種ソフトウエア解説 [[testbench: |
| * 写真 {{p001.jpg? | * 写真 {{p001.jpg? | ||
| ==== Run-1 の TGC Sector-Logicに関する資料 ==== | ==== Run-1 の TGC Sector-Logicに関する資料 ==== | ||
| * Verilog VHDLの内容の解析・解説 | * Verilog VHDLの内容の解析・解説 | ||
| - | * Main Logic (安定バージョン:0x11) [[https:// | + | * Main Logic (安定バージョン:0x11) [[https:// |
| * Glink Monitor (Latest version:0x004) [[https:// | * Glink Monitor (Latest version:0x004) [[https:// | ||
| * CPLD [[https:// | * CPLD [[https:// | ||
| ==== ソフトウエア:解説 ==== | ==== ソフトウエア:解説 ==== | ||
| - | * [[testbench: | + | * [[testbench: |
| + | * [[testbench:software_kyoto]] | ||
| ==== マニュアル ==== | ==== マニュアル ==== | ||
| - | * Symplify (Synopsys) [[testbench: | + | * Symplify (Synopsys) [[testbench: |
| + | * [[testbench:Introduction to Verilog HDL]] | ||
| - | ==== activity log ==== | + | ====Zedboard manual==== |
| - | * 2013.06:SL firmware test ( burst stopper , EI/FI coincidence ) | + | * [[testbench: |
| + | * [[testbench: | ||
| + | * [[testbench: | ||
| + | * [[testbench: | ||
