<?xml version="1.0" encoding="UTF-8"?>
<!-- generator="FeedCreator 1.8" -->
<?xml-stylesheet href="https://www-he.scphys.kyoto-u.ac.jp/research/ATLAS/dokuwiki/lib/exe/css.php?s=feed" type="text/css"?>
<rdf:RDF
    xmlns="http://purl.org/rss/1.0/"
    xmlns:rdf="http://www.w3.org/1999/02/22-rdf-syntax-ns#"
    xmlns:slash="http://purl.org/rss/1.0/modules/slash/"
    xmlns:dc="http://purl.org/dc/elements/1.1/">
    <channel rdf:about="https://www-he.scphys.kyoto-u.ac.jp/research/ATLAS/dokuwiki/feed.php">
        <title>KyotoAtlasWiki testbench:introduction_to_verilog_hdl</title>
        <description></description>
        <link>https://www-he.scphys.kyoto-u.ac.jp/research/ATLAS/dokuwiki/</link>
        <image rdf:resource="https://www-he.scphys.kyoto-u.ac.jp/research/ATLAS/dokuwiki/lib/tpl/arctic/images/favicon.ico" />
       <dc:date>2026-04-28T09:07:16+00:00</dc:date>
        <items>
            <rdf:Seq>
                <rdf:li rdf:resource="https://www-he.scphys.kyoto-u.ac.jp/research/ATLAS/dokuwiki/doku.php?id=testbench:introduction_to_verilog_hdl:basic_information&amp;rev=1550221634&amp;do=diff"/>
                <rdf:li rdf:resource="https://www-he.scphys.kyoto-u.ac.jp/research/ATLAS/dokuwiki/doku.php?id=testbench:introduction_to_verilog_hdl:g-link&amp;rev=1550221634&amp;do=diff"/>
                <rdf:li rdf:resource="https://www-he.scphys.kyoto-u.ac.jp/research/ATLAS/dokuwiki/doku.php?id=testbench:introduction_to_verilog_hdl:nim_prescaler&amp;rev=1550221634&amp;do=diff"/>
                <rdf:li rdf:resource="https://www-he.scphys.kyoto-u.ac.jp/research/ATLAS/dokuwiki/doku.php?id=testbench:introduction_to_verilog_hdl:sitcp&amp;rev=1550221634&amp;do=diff"/>
                <rdf:li rdf:resource="https://www-he.scphys.kyoto-u.ac.jp/research/ATLAS/dokuwiki/doku.php?id=testbench:introduction_to_verilog_hdl:vme_encoder&amp;rev=1550221633&amp;do=diff"/>
            </rdf:Seq>
        </items>
    </channel>
    <image rdf:about="https://www-he.scphys.kyoto-u.ac.jp/research/ATLAS/dokuwiki/lib/tpl/arctic/images/favicon.ico">
        <title>KyotoAtlasWiki</title>
        <link>https://www-he.scphys.kyoto-u.ac.jp/research/ATLAS/dokuwiki/</link>
        <url>https://www-he.scphys.kyoto-u.ac.jp/research/ATLAS/dokuwiki/lib/tpl/arctic/images/favicon.ico</url>
    </image>
    <item rdf:about="https://www-he.scphys.kyoto-u.ac.jp/research/ATLAS/dokuwiki/doku.php?id=testbench:introduction_to_verilog_hdl:basic_information&amp;rev=1550221634&amp;do=diff">
        <dc:format>text/html</dc:format>
        <dc:date>2019-02-15T09:07:14+00:00</dc:date>
        <dc:creator>Anonymous (anonymous@undisclosed.example.com)</dc:creator>
        <title>testbench:introduction_to_verilog_hdl:basic_information</title>
        <link>https://www-he.scphys.kyoto-u.ac.jp/research/ATLAS/dokuwiki/doku.php?id=testbench:introduction_to_verilog_hdl:basic_information&amp;rev=1550221634&amp;do=diff</link>
        <description>基本情報

最低限必要な言葉の意味や、回路図へのリンクなどの情報。

よく使用する言葉

	*  ハードウェア記述言語: HDL 


プログラミング言語と似ている部分も多いが、最終的にハードウェア ( FPGA, CPLD, 各種メモリなど ) に書き込む点が異なる。
特に処理 A と処理 B を「順番に行う」のか「並列に行う」のかという点を注意して記述しなければならない。
主に Verilog HDL と VHDL の 2 種類がある。…</description>
    </item>
    <item rdf:about="https://www-he.scphys.kyoto-u.ac.jp/research/ATLAS/dokuwiki/doku.php?id=testbench:introduction_to_verilog_hdl:g-link&amp;rev=1550221634&amp;do=diff">
        <dc:format>text/html</dc:format>
        <dc:date>2019-02-15T09:07:14+00:00</dc:date>
        <dc:creator>Anonymous (anonymous@undisclosed.example.com)</dc:creator>
        <title>testbench:introduction_to_verilog_hdl:g-link</title>
        <link>https://www-he.scphys.kyoto-u.ac.jp/research/ATLAS/dokuwiki/doku.php?id=testbench:introduction_to_verilog_hdl:g-link&amp;rev=1550221634&amp;do=diff</link>
        <description>G-Link

ここでは G-Link という通信規格を扱います。
G-Link は光通信の規格で、NIM のような電気信号に比べて高速でデータを送受信可能です。
ただ、ここで扱いたいのは G-Link とはなんたるぞや、という話ではなくて、何らかの素子を扱うにはどうしたらよいかということです。</description>
    </item>
    <item rdf:about="https://www-he.scphys.kyoto-u.ac.jp/research/ATLAS/dokuwiki/doku.php?id=testbench:introduction_to_verilog_hdl:nim_prescaler&amp;rev=1550221634&amp;do=diff">
        <dc:format>text/html</dc:format>
        <dc:date>2019-02-15T09:07:14+00:00</dc:date>
        <dc:creator>Anonymous (anonymous@undisclosed.example.com)</dc:creator>
        <title>testbench:introduction_to_verilog_hdl:nim_prescaler</title>
        <link>https://www-he.scphys.kyoto-u.ac.jp/research/ATLAS/dokuwiki/doku.php?id=testbench:introduction_to_verilog_hdl:nim_prescaler&amp;rev=1550221634&amp;do=diff</link>
        <description>NIM プリスケーラ

周波数 X Hz の入力信号を整数分の 1 倍した X/M Hz の出力信号を作る回路のことをプリスケーラと呼びます。
ここでは、ファームウェアにプリスケーラ回路を実装して、NIM 入力信号から整数分の 1 倍周期の出力信号を作ります。
下の図はインプットを黄色として、その 1/10 のアウトプットを水色で示したものです。</description>
    </item>
    <item rdf:about="https://www-he.scphys.kyoto-u.ac.jp/research/ATLAS/dokuwiki/doku.php?id=testbench:introduction_to_verilog_hdl:sitcp&amp;rev=1550221634&amp;do=diff">
        <dc:format>text/html</dc:format>
        <dc:date>2019-02-15T09:07:14+00:00</dc:date>
        <dc:creator>Anonymous (anonymous@undisclosed.example.com)</dc:creator>
        <title>testbench:introduction_to_verilog_hdl:sitcp</title>
        <link>https://www-he.scphys.kyoto-u.ac.jp/research/ATLAS/dokuwiki/doku.php?id=testbench:introduction_to_verilog_hdl:sitcp&amp;rev=1550221634&amp;do=diff</link>
        <description>SiTCP

最後に G-Link Rx チップでデータを受け取って、受け取ったデータを SiTCP というものを通して TCP プロトコルで PC に送信、PC でデータを受信してみましょう。

と言っても、SiTCP の中身は知りようがないのでブラックボックスとして使い、信号をアサインしていくだけです。</description>
    </item>
    <item rdf:about="https://www-he.scphys.kyoto-u.ac.jp/research/ATLAS/dokuwiki/doku.php?id=testbench:introduction_to_verilog_hdl:vme_encoder&amp;rev=1550221633&amp;do=diff">
        <dc:format>text/html</dc:format>
        <dc:date>2019-02-15T09:07:13+00:00</dc:date>
        <dc:creator>Anonymous (anonymous@undisclosed.example.com)</dc:creator>
        <title>testbench:introduction_to_verilog_hdl:vme_encoder</title>
        <link>https://www-he.scphys.kyoto-u.ac.jp/research/ATLAS/dokuwiki/doku.php?id=testbench:introduction_to_verilog_hdl:vme_encoder&amp;rev=1550221633&amp;do=diff</link>
        <description>VME プロトコル

プリスケーラーロジックを実装して遊んでいると、いちいちコンパイルし直さずにパラメータを変更したいと思うようになると思います。
その要求を VME を用いて実現します。
書き込みなどの制御信号は CPLD で判定しているので、気になる人は CPLD の Verilog コードと VME インターフェースの説明をよんでください。
VME バス規格自体の詳しい説明は避けます。
いくつかの FPGA 制御信号とアドレス・データに絞って考えることにします。…</description>
    </item>
</rdf:RDF>
